電子發燒友網 > 可編程邏輯

基于FPGA器件EP20K200E芯片的配置方式在嵌入式系統中的應用研究

基于FPGA器件EP20K200E芯片的配置方式在嵌入式系統中的應用研究

介紹一種在嵌放式系統中使用微處理器被動串行配置方式實現對FPGA配置的方案,將系統程序及配置文件存在系統Flash中,利用微處理器的I/O口產生配置時序,省去配置器件;討論FPGA的各種配置...

2020-09-29 標簽:fpga嵌入式微處理器 34

e絡盟推出一體化pi-top [4]計算機以支持STEM學習

e絡盟推出一體化pi-top [4]計算機以支持STEM學習

pi-top [4]可編程計算機適用于多種學習環境,傳統教室、家庭、圖書館、課外興趣班和創客空間等均可使用。...

2020-09-29 標簽:計算機stem可編程傳感器e絡盟 20

基于OC8051IP核的仿真調試方案在FPGA中實現下載測試

基于OC8051IP核的仿真調試方案在FPGA中實現下載測試

OpenCores網站提供的OC8051 IP核與8051的系統結構相同,如圖1所示。該IP核兼容所有8051指令系統,內部資源包括:8位CPU,尋址能力達2×64K;4 KB的ROM和128字節的RAM;4個8位I/O口;16位內部定時/計數器;5個中...

2020-09-28 標簽:測試單片機fpga 59

采用可編輯邏輯器件是瞎按高斯白噪聲發生器的應用方案

采用可編輯邏輯器件是瞎按高斯白噪聲發生器的應用方案

現代通訊電子設備的抗干擾測試已經成為必須的測試項目,主要的干擾類型為噪聲干擾。在通信信道測試和電子對抗領域里,噪聲始終是最基本、最常用的干擾源之一。如何產生穩定和精確的噪...

2020-09-28 標簽:fpga放大器濾波器 85

美國正在開發用于圖處理的下一代ASIC

美國正在開發用于圖處理的下一代ASIC

最終,HIVE的總體目標就是統一和簡化“讓圖軟件與硬件進行優化通信的”流程,只需讓硬件廠商提供其硬件并為其集成一個良好的后端,同時讓數據科學家能夠通過自己的API和算法來充分利用...

2020-09-28 標簽:fpgaasiccpugpu微處理器 260

基于FPGA器件EPF10K20RC240-3實現HDLC協議控制器的應用方案

基于FPGA器件EPF10K20RC240-3實現HDLC協議控制器的應用方案

HDLC(High Level Data Link Control)協議是通信領域中應用最廣泛的協議之一,它是面向比特的高級數據鏈路控制規程,具有差錯檢測功能強大、高效和同步傳輸的特點.目前市場上有很多專用的HDLC芯片,但這...

2020-09-27 標簽:fpga控制器編碼器 107

基于FPGA的雙通道示波器設計方案

基于FPGA的雙通道示波器設計方案

基于FPGA與雙核8位模數轉換器AD9288設計了一款雙通道示波器,采用PSP的液晶屏來顯示波形。...

2020-09-26 標簽:FPGA示波器模數轉換器波形 226

基于FPGA的實時圖像處理仿真實驗方案實現

基于FPGA的實時圖像處理仿真實驗方案實現

對CMOS圖像傳感器采集圖像過程中的噪聲預處理問題,提出一種在FPGA中實現的可配置的自適應加權均值濾波模塊設計方案。該模塊通過檢測濾波窗口內不同方向的方差來確定紋理方向,從而自動...

2020-09-27 標簽:fpga寄存器圖像處理CMOS圖像傳感器 420

FPGA中乘法器的原理分析

FPGA中乘法器的原理分析

作者:貓叔 FPGA中乘法器是很稀缺的資源,但也是我們做算法必不可少的資源。7系列及之前的FPGA都是25x18的DSP,UltraScale中是27x18,我們可以通過調IP Core的方式或者原語的方式來進行乘法操作。...

2020-09-27 標簽:dspfpga乘法器 189

何謂 AXI?關于AXI3/AXI4的相關基礎知識

何謂 AXI?關于AXI3/AXI4的相關基礎知識

引言 近來,幾乎每個賽靈思 IP 都使用 AXI 接口。Zynq、Zynq MP、MicroBlaze 和全新的 Versal 處理器都無一例外使用 AXI 接口。因此,AXI 接口已成為幾乎所有新的賽靈思器件設計中不可或缺的一部分。...

2020-09-27 標簽:賽靈思AXIAXI4 259

一文了解Xilinx FPGA架構及相關工具

一文了解Xilinx FPGA架構及相關工具

作者:Clive Max Maxfield,Digi-Key北美編輯 現場可編程門陣列 (FPGA) 具有諸多特性,無論是單獨使用,抑或采用多樣化架構,皆可作為寶貴的計算資產;但是許多設計人員并不熟悉 FPGA,亦不清楚如...

2020-09-27 標簽:fpgaXilinxAIACAP 540

面向未來的AI加速, ACAP可編程器件具有突破性意義

面向未來的AI加速, ACAP可編程器件具有突破性意義

數字化的生活方式和新興的物聯網與云端計算及數據服務的快速增長密不可分。云是全新的生活與工作方式的中心。...

2020-09-28 標簽:fpga神經網絡賽靈思gpuAI 354

詳解基于賽靈思的Versal? ACAP設計創建步驟

詳解基于賽靈思的Versal? ACAP設計創建步驟

Versal ACAP(自適應計算加速平臺)是高度集成化的多核計算平臺,可通過靈活的自適應能力來滿足不斷變化的動態算法的需求。VCK190 是賽靈思最早發布的 Versal AI Core 評估器件之一。 本篇博文將...

2020-09-28 標簽:寄存器賽靈思算法Versal 378

如何利用FPGA部分可重配置特性實現PYNQ-PRIO經典案例

如何利用FPGA部分可重配置特性實現PYNQ-PRIO經典案例

此項目中在PYNQ框架下有兩種驅動這些IP的方式:一是直接使用PYNQ提供的API操作overlay里面的IP,二是將這些IP通過DTS(Device Tress Source)注冊到linux sysfs中,然后調用linux提供的驅動。...

2020-09-28 標簽:fpgaLinuxuart 273

Xilinx快速傅立葉變換接口及仿真測試實驗設計

Xilinx快速傅立葉變換接口及仿真測試實驗設計

1 xilinx FFT IP介紹 Xilinx快速傅立葉變換(FFT IP)內核實現了Cooley-Tukey FFT算法,這是一種計算有效的方法,用于計算離散傅立葉變換(DFT)。 1)正向和反向復數FFT,運行時間可配置。 2)變換大小...

2020-09-28 標簽:Xilinx仿真快速傅立葉變換 394

Xilinx視頻實時轉碼技術HPE 參考架構解密

Xilinx視頻實時轉碼技術HPE 參考架構解密

介 紹 對實時視頻流的需求給視頻服務提供商帶來了嚴峻挑戰,因為他們必須在管理基礎設施和互聯網帶寬運營成本的同時,還要為客戶提供高質量體驗。鑒于視頻轉換的計算強度,轉碼不斷推...

2020-09-28 標簽:賽靈思服務器加速器卡hpeepyc處理器 566

賽靈思FPGA與VMware vSphere相結合實現高吞吐量、低時延ML推斷性能

賽靈思FPGA與VMware vSphere相結合實現高吞吐量、低時延ML推斷性能

硬件加速器已在數據中心得到普遍使用,一系列新的工作負載已經能夠成熟地發揮 FPGA 的加速優勢及其更優異的計算效率。業界對機器學習 (ML) 的關注度不斷提高,推動 FPGA 加速器在私有云、公...

2020-09-29 標簽:fpga賽靈思云計算機器學習 250

FPGA芯片用于神經網絡算法優化的設計實現方案

FPGA芯片用于神經網絡算法優化的設計實現方案

前言 AI芯片(這里只談FPGA芯片用于神經網絡加速)的優化主要有三個方面:算法優化,編譯器優化以及硬件優化。算法優化減少的是神經網絡的算力,它確定了神經網絡部署實現效率的上限。...

2020-09-29 標簽:fpga神經網絡算法優化AI芯片 143

 FPGA設計:關于Report QoR Assessment 命令的使用

FPGA設計:關于Report QoR Assessment 命令的使用

Report QoR Assessment (RQA) 用于詳述您的設計 QoR 目標實現的可能性。如果此命令返回的結果與您的期望不符,那么本篇博文包含了有關您可采取的后續行動的附加信息。本篇博文不僅適合首次使用這...

2020-09-29 標簽:fpga命令ML 88

如何在實現流程中將RQA與RQS結合使用的設計示例

如何在實現流程中將RQA與RQS結合使用的設計示例

通過之前的博文,我們已經學會了如何使用 Report QoR Assessment (RQA) 和 Report QoR Suggestions (RQS) 來改進總體設計分析以及設計的時序收斂體驗。 本篇博文將通過一個具體設計示例來演示如何在實現流...

2020-09-29 標簽:時鐘時序Vivado 191

FPGA約束中的Tcl指令技術探討

FPGA約束中的Tcl指令技術探討

我們前面講到過get_pins和get_ports的區別,而且我們也用過get_cells、get_clocks和get_nets這幾個指令,下面就通過一張圖直觀展現它們的區別。...

2020-09-26 標簽:fpgaTCL時序約束 492

基于PYNQ的軟件框架實現SSD目標檢測算法硬件加速方案

基于PYNQ的軟件框架實現SSD目標檢測算法硬件加速方案

設計目的與應用 隨著人工智能的發展,神經網絡正被逐步應用于智能安防、自動駕駛、醫療等各行各業。目標識別作為人工智能的一項重要應用也擁有著巨大的前景,隨著深度學習的普及和框...

2020-09-26 標簽:fpgaSSD人工智能卷積神經網絡 592

安富利:FPGA加速AI推理加速成功應用案例

安富利:FPGA加速AI推理加速成功應用案例

如今,基于深度學習(DL)的人工智能(AI)應用越來越廣泛,不論是在與個人消費者相關的智能家居、智能駕駛等領域,還是在視頻監控、智慧城市等公共管理領域,我們都能看到其身影。 眾...

2020-09-29 標簽:fpga神經網絡gpuAI深度學習 258

如何在 Vivado中完成平臺準備工作——創建硬件設計

如何在 Vivado中完成平臺準備工作——創建硬件設計

本文系《創建 Vitis 加速平臺的簡單指南》的第1部分。(您可通過下列鏈接查看其它各部分:第 2 部分: 在 PetaLinux 中為加速平臺創建軟件工程 ;第 3 部分: 在 Vitis 中封裝加速平臺 ;第 4 部分...

2020-09-26 標簽:Xilinx開發板Vivado 559

基于可邏輯編輯器件實現串口通訊系統的設計

基于可邏輯編輯器件實現串口通訊系統的設計

隨著多微機系統的應用和微機網絡的發展,通信功能越來越顯得重要。串行通信是在一根傳輸線上一位一位地傳送信息。這根線既作數據線又作聯絡線。串行通信作為一種主要的通信方式,由于...

2020-09-26 標簽:fpga芯片串口 173

基于ASIC和VHDL語言實現成/解幀電路的設計

基于ASIC和VHDL語言實現成/解幀電路的設計

符合G.704 標準的E1 幀結構如圖1 所示,每基本幀由32 個路時隙(ts0“ts31)組成,分別分配給30 個話音數據流和相應輔助信息。每個路時隙由8bit 碼組成,基本幀幀頻為8K,而每16 基本幀(F0”F1...

2020-09-25 標簽:asic脈沖vhdl 92

基于System Generator for DSP工具實現FPGA系統的設計方案

基于System Generator for DSP工具實現FPGA系統的設計方案

近年來,在數字通信、網絡、視頻和圖像處理領域,FPGA已經成為高性能數字信號處理系統的關鍵元件.FPGA的邏輯結構不僅包括查找表、寄存器、多路復用器、存儲器,而且還有快速加法器、乘法器和...

2020-09-24 標簽:處理器dspfpga 183

基于FPGA器件FLEX10k30A實現成形濾波器的設計

基于FPGA器件FLEX10k30A實現成形濾波器的設計

根據Nyquist第一準則,基帶信號成形能夠消除碼間串擾的影響。隨著超高速數字集成電路的發展,成形濾波器已經由過去的基帶頻域模擬成形濾波器變成現在的基帶時域數字成形濾波器。與基帶模擬...

2020-09-24 標簽:fpga集成電路濾波器 88

FPGA學習:led數碼管控制燈滅設計實驗

FPGA學習:led數碼管控制燈滅設計實驗

對于數碼管來說,讀者若是學過單片機及其他MCU的話,其實都知道數碼管的控制有兩個信號是比較重要的,一個是段選信號,一個是位選信號,位選信號是針對有多個數碼管時,需要控制哪一個...

2020-09-24 標簽:led發光二極管led數碼管數碼管 513

多時鐘設計中時鐘切換電路設計案例

多時鐘設計中時鐘切換電路設計案例

在多時鐘設計中可能需要進行時鐘的切換。由于時鐘之間可能存在相位、頻率等差異,直接切換時鐘可能導致產生glitch。...

2020-09-24 標簽:觸發器時序邏輯電路時鐘設計HDL代碼 376

編輯推薦廠商產品技術軟件/工具OS/語言

吉林时时大小走势图 欧洲股市行情 15选5选号杀号秘诀方法 微信加股票群 河南22选5最新开奖结果 江西快3预测推荐 云南十一选五遗漏一定牛 幸运飞艇是骗局新闻 一定牛彩票网广西快3 什么赛车游戏最好玩 天津11选5直选 推荐股票代码 2011上证指数数据 河南快3今天开奖走势图 彩吧论坛福彩3d预测总汇 福利彩票系统 甘肃快3彩票